# Московский Государственный Технический Университет имени Н.Э.Баумана

## ИССЛЕДОВАНИЕ РЕГИСТРОВ

Методические указания к выполнению лабораторных работ по курсу «Электроника и схемотехника»

Москва 2018

## Лабораторная работа №2. «Исследование регистров»

### Цель работы.

Изучение принципов построения регистров, исследование универсального регистра сдвига.

### КРАТКИЕ ТЕОРЕТИЧЕСКИЕ СВЕДЕНИЯ

**Регистр** - это цифровое устройство, предназначенное для хранения празрядных двоичных слов и выполнения над ними логических преобразований. Регистры имеют регулярную структуру и состоят из цепочки триггеров, для управления которыми используется схема. Регистр представляет собой совокупность триггеров, число которых соответствует числу разрядов в слове, и вспомогательных схем для выполнения операций. Элементарное действие регистра над двоичным числом называется микрооперацией.

Регистры могут выполнять следующие микрооперации:

- 1)прием слова;
- 2)передача слова;
- 3) логические сдвиги;
- 4)преобразование из последовательного кода в параллельный, и наоборот;
  - 5) начальная установка или сброс.

В отличие от запоминающего устройства регистр осуществляет кратковременное хранение информации. Регистры образуют сверхоперативное запоминающее устройство (КЭШ-память) процессоров.

## Классификация регистров

В зависимости от выполняемой функции регистры принято разделять на:

- 1) регистр с параллельным приёмом и параллельной выдачей информации (регистр памяти);
- 2) регистр с последовательным приёмом и последовательной выдачей информации (сдвиговый регистр);
- 3) регистр с параллельным приёмом и последовательной выдачей информации;
- 4) регистр с последовательным приёмом и параллельной выдачей информации;
- 5) универсальный или многофункциональный регистр;
- 6) регистр последовательного приближения.

В регистрах памяти ввод и вывод слов данных выполняется во всех разрядах одновременно. Время ввода (вывода) слова равно времени ввода (вывода) одного разряда и равно длительности такта Т. Основная функция параллельного регистра - хранение слова информации.

В сдвиговых регистрах все разряды слова вводятся в регистр и выводятся из него последовательно во времени один за другим. Время ввода

(вывода) n-разрядного слова равно nT, где T - период следования тактирующих сигналов.

Регистры сдвига, как правило, строятся на синхронных D-триггерах с динамическим управлением записью. Структурная схема 4-разрядного регистра сдвига вправо приведена на рис. 1.



Рис. 1 Структурная схема 4-разрядного регистра сдвига вправо

Входные данные DR в последовательном коде поступают на вход D триггера нулевого разряда регистра сдвига. Для передачи информационных сигналов из одного разряда в другой при сдвиге вправо выход Qi триггера i-го разряда регистра соединен с входом Di+1 триггера (i+1)-го разряда, т.е. Di+1 = Qi. для всех разрядов от 0 до n-2. Каждым тактовым сигналом C, поступающим на входы C всех триггеров регистра, происходит перезапись (сдвиг) содержимого каждого разряда в соседний разряд. Временная диаграмма (рис. 2) поясняет процесс передачи информации в регистре сдвига. В моменты времени t0 и t1 показано, как сдвигаются биты информации из одного разряда в другой.



Рис. 2 Временная диаграмма работы 4-разрядного регистра сдвига вправо

Время задержки распространения сигнала в регистре сдвига от входа С до любого выхода Q равна времени задержки распространения сигнала одного триггера от входа С до выхода Q. В регистре сдвига влево выход Qi триггера i-го разряда регистра соединен с входом Di-1 триггера (i-1) —го разряда, т.е. Di-1 = Qi. для всех разрядов от 0 до n-2.

В реверсивных регистрах сдвига выполняется сдвиг информации как вправо (от нулевого разряда к (n-1) - му), так и влево (от (n-1) -го к нулевому).

В параллельно-последовательных регистрах ввод слова осуществляется параллельным кодом, а вывод — последовательным кодом.

В последовательно-параллельных регистрах ввод слова осуществляется последовательным кодом, а вывод - параллельным.

Преобразование параллельного кода в последовательный и наоборот — очень актуальная задача, так как передача цифровой информации в сетях передачи данных осуществляется в последовательном коде, а обработка её в микропроцессорах вычислительных устройств — в параллельном.

В универсальных регистрах реализуется несколько названных выше способов ввода и вывода информации.

Универсальные регистры сдвига выполняют также и другие микрооперации, например, параллельного ввода данных, хранения и др. Режим работы регистра обычно задается управляющим кодом, поступающим на входы выбора режима. Сигналы выбора режима коммутируют цепи сдвига влево и вправо, параллельного ввода в соответствии с выполняемой микрооперацией. При этом регистр может иметь последовательный и параллельный ввод и вывод информации.

Синтез универсального регистра, как регулярной структуры, сводится к выбору типа триггера и построению комбинационной схемы, выполняющей передачу и прием информации в триггер данного разряда.

На рис. 3 приведена структурная схема универсального 4-разрядного регистра 74LS194D (отечественный аналог К555ИР11), на рис.4 таблица истинности.

#### **SN74LS194D**



Рис. 3 Структурная схема универсального 4-разрядного регистра 74LS194D

| MODE SELECT — | - TRUTH TABLE |
|---------------|---------------|
|               |               |

| OPERATING MODE  | INPUTS |                |                |     | OUTPUTS |    |                |                |                |                |
|-----------------|--------|----------------|----------------|-----|---------|----|----------------|----------------|----------------|----------------|
| OPERATING WIDDE | MR     | s <sub>1</sub> | s <sub>0</sub> | DSR | DSL     | Pn | $Q_0$          | Q <sub>1</sub> | Q <sub>2</sub> | Q <sub>3</sub> |
| Reset           | L      | X              | X              | Х   | Х       | Х  | L              | L              | L              | L              |
| Hold            | Н      | I              | - 1            | Х   | Х       | Х  | 90             | <b>q</b> 1     | 92             | <b>q</b> 3     |
| Shift Left      | Н      | h              | - 1            | Х   | I       | Х  | 91             | <b>q</b> 2     | 93             | L              |
|                 | Н      | h              | - 1            | X   | h       | Χ  | 91             | 92             | 93             | Н              |
| Shift Right     | Н      | - 1            | h              | - 1 | Х       | Х  | L              | qo             | 91             | 92             |
|                 | Н      | - 1            | h              | h   | Х       | Χ  | Н              | 90             | 91             | 92             |
| Parallel Load   | Н      | h              | h              | Х   | Х       | Pn | P <sub>0</sub> | P <sub>1</sub> | P <sub>2</sub> | P <sub>3</sub> |

L = LOW Voltage Level

## Рис.4 Таблица истинности универсального 4-разрядного регистра 74LS194D

На схеме  $D_{SR}$  и  $D_{SL}$  – входы ввода данных в регистр последовательным кодом при сдвиге вправо и влево соответственно,  $S_1$  и  $S_0$  – управляющие сигналы выбора режима,  $P_0$ - $P_3$  – входные данные для параллельной загрузки регистра,  $Q_0$ - $Q_3$  – выходные данные регистра в параллельном коде, CP-вход синхроимпульсов. В табл.1 приведено кодирование режимов регистра сдвига управляющим словом  $S_1S_0$ .

H = HIGH Voltage Level

X = Don't Care

I = LOW voltage level one set-up time prior to the LOW to HIGH clock transition

h = HIGH voltage level one set-up time prior to the LOW to HIGH clock transition

 $p_n(q_n)$  = Lower case letters indicate the state of the referenced input (or output) one set-up time prior to the LOW to HIGH clock transition.

Таблица 1

| S1 | S0 | Режим        |
|----|----|--------------|
| 0  | 0  | Хранение     |
| 0  | 1  | Сдвиг вправо |
| 1  | 0  | Сдвиг влево  |
| 1  | 1  | Параллельный |
|    |    | ввод данных  |
|    |    | ввод         |

Установка в 0 (очистка или обнуление регистра -  $\overline{MR}$ ) может рассматриваться независимо от других микроопераций. Регистр является полностью программно-управляемым.

**Регистр последовательного приближения** (РПП) реализует метод «взвешивания» и используется для построения аналого-цифровых преобразователей последовательного приближения.

### УЧЕБНЫЕ ЗАДАНИЯ И МЕТОДИЧЕСКИЕ УКАЗАНИЯ К ИХ ВЫПОЛНЕНИЮ

**Задание 1**. **Собрать** на рабочем поле среды Multisim схему для испытания *универсального регистра сдвига при параллельной записи входной информации и сдвиге вправо* (рис. 5) и **установить** в диалоговых окнах компонентов их параметры или режимы работы. **Скопировать** схему (рис.5) на страницу отчёта.



Рис.5 Схема исследования 8-ми разрядного универсального регистра сдвига при параллельной записи входной информации и сдвиге вправо

Универсальный 4-разрядный регистр сдвига **74LC194D** способен сдвигать информацию и вправо, и влево, возможна как параллельная, так и последовательная запись данных. Регистр имеет параллельные входы (**A**, **B**, **C**, **D**), параллельные выходы (**QA**, **QB**, **QC**, **QD**), последовательные входы (**SR**, **SL**), цепь очистки регистра (обнуления) по входу  $\overline{\text{CLR}}$ , вход для подачи импульсов синхронизации  $\overline{\text{CLK}}$  и управляющие входы (**S0** и **S1**) – входы задания режима:

- S0 = 1, S1 = 1 -запись данных в регистр по входам A, B, C, D;
- S0 = 1, S1 = 0 сдвиг данных вправо в направлении от QA к QD;
- S0 = 0, S1 = 1 cдвиг данных влево в направлении от QD к QA;
- S0 = 0, S1 = 0 входы регистра недоступны (блокировка).

В схему (рис. 5) включены: генератор слов **XWG2** (частота  $f_c = 500 \text{ к}\Gamma$ ц); логический анализатор **XLA2**; **генератор импульсов E1**, два универсальных 4-разрядных регистра сдвига **74LC194D**, образующих универсальный 8-ми разрядный регистр сдвига.

С выхода 0 генератора **XWG2** сигнал подается на вход обнуления CLR, с выходов 1 и 2 на входы **S0** и **S1**, с выходов 3 и 4 на входы **SR** и **SL**, с выходов 5-12 на входы **A1**, **B1**, **C1**, **D1**, **A2**, **B2**, **C2**, **D2**, соответственно. Сигналы с генератора импульсов Е1 подаются на вход синхронизации **CLK** схемы 8-ми разрядного универсального регистра сдвига. Все перечисленные входные (кроме **A2**, **B2**, **C2**, **D2**, **S0**, **S1**) и выходные сигналы

# **QA1**, **QB1**, **QC1**, **QD1**, **QA2**, **QB2**, **QC2**, **QD2** подаются на логический анализатор **XLA2**.

Для работы схемы генератор **XWG2** нужно **запрограммировать**, т. е. ввести в ячейки памяти кодовые комбинации из единиц и нулей согласно варианту (табл. 2).

В качестве примера введём в ячейки памяти генератора 13-ти разрядную кодовую комбинацию (10 значений) (см. рис. 6):

При моделировании генератор последовательно и циклично выводит содержимое каждой ячейки памяти (от начальной до конечной) на выходы 0-13, формируя на них код сигнала, который можно посмотреть на логическом анализаторе XLA2 (рис. 7)). Перед моделированием выделите в окне генератора XWG2 ячейку с адресом 0 начала счёта и вывода сигналов.



Рис.6 Программирование генератора слов **XWG2** для испытания 8-ми разрядного универсального регистра сдвига при параллельной записи входной информации и сдвиге вправо

Таблица 2

| Вариант              | Содержимое ячеек памяти генератора слова <b>XWG2</b>      |
|----------------------|-----------------------------------------------------------|
| 1, 6, 11, 16, 21, 26 | $\begin{array}{c} 0000000011000,0000001000111,0000000000$ |
| 2, 7, 12, 17, 22, 27 | 0000000011000, 0000010000111, 0000000000                  |

| 3, 8, 13, 18, 23, 28  |                                                                   |
|-----------------------|-------------------------------------------------------------------|
| 4, 9, 14, 19, 24, 29  | 0000000011000, 0000101000111, 0000000000                          |
| 5, 10, 15, 20, 25, 30 | $\begin{array}{c} 000000011000,0000010100111,000000000011,000000$ |



Рис.7 Временные диаграммы работы 8-ми разрядного универсального регистра сдвига при параллельной записи входной информации и сдвиге вправо

**Проведите** моделирование работы 8-ми разрядного универсального регистра сдвига, при параллельной записи входной информации и сдвиге вправо, подавая импульсы с выходов 0-12 генератора **XWG2**. Скопируйте

в отчёт временные диаграммы, при заданном в табл. 2 варианте входной кодовой комбинации. Объясните полученные результаты.

**Задание 2**. Внести изменения в схему, собранную в предыдущем задании, для испытания универсального регистра сдвига при параллельной записи входной информации и сдвиге влево (рис. 8) и установить в диалоговых окнах компонентов их параметры или режимы работы. Скопировать схему (рис. 8) на страницу отчёта.



Рис.8 Схема исследования 8-ми разрядного универсального регистра сдвига при параллельной записи входной информации и сдвиге влево

Состав схемы такой же, как и в Задании 1. С выхода 0 генератора XWG2 сигнал подается на вход обнуления  $\overline{CLR}$ , с выходов 1 и 2 на входы S0 и S1, с выходов 3 и 4 на входы SR и SL, с выходов 5-12 на входы A1, B1, C1, D1, A2, B2, C2, D2, соответственно. Сигналы с генератора импульсов Е1 подаются на вход синхронизации CLK схемы 8-ми разрядного универсального регистра сдвига. Все перечисленные входные (кроме A1, B1, C1, S0, S1) и выходные сигналы QA1, QB1, QC1, QD1, QA2, QB2, QC2, QD2 подаются на логический анализатор XLA2.

Для работы схемы генератор **XWG2** нужно **перепрограммировать,** т. е. ввести в ячейки памяти кодовые комбинации из единиц и нулей согласно варианту (табл. 3).

В качестве примера введём в ячейки памяти генератора 13-ти разрядную кодовую комбинацию (10 значений) (см. рис. 9):

При моделировании генератор последовательно и циклично выводит содержимое каждой ячейки памяти (от начальной до конечной) на выходы 0-13, формируя на них код сигнала, который можно посмотреть на логическом анализаторе XLA2 (рис. 10)). Перед моделированием выделите в окне генератора XWG2 ячейку с адресом 0 начала счёта и вывода сигналов.



Рис.9 Программирование генератора слов **XWG2** для испытания 8-ми разрядного универсального регистра сдвига при параллельной записи входной информации и сдвиге влево

Таблица 3

| Вариант              | Содержимое ячеек памяти генератора слова <b>XWG2</b> |
|----------------------|------------------------------------------------------|
| 1, 6, 11, 16, 21, 26 | 000000011000, 0101100000111, 000000000101, 00000000  |
|                      | 000000000101, 000000000101, 000000000101, 00000000   |
|                      | 000000000101, 000000000101                           |
| 2, 7, 12, 17, 22, 27 | 000000011000, 0110100000111, 000000000101, 00000000  |
|                      | 000000000101, 000000000101, 000000000101, 00000000   |
|                      | 000000000101, 000000000101                           |
| 3, 8, 13, 18, 23, 28 | 000000011000, 1001100000111, 000000000101, 00000000  |
|                      | 000000000101, 0000000000101, 000000000101, 00000000  |
|                      | 000000000101, 000000000101                           |

| 4, 9, 14, 19, 24, 29  | 0000000011000, 1100100000111, 0000000000 |
|-----------------------|------------------------------------------|
| 5, 10, 15, 20, 25, 30 | 0000000011000, 1101100000111, 0000000000 |



Рис.10 Временные диаграммы работы 8-ми разрядного универсального регистра сдвига при параллельной записи входной информации и сдвиге влево

**Проведите** моделирование работы 8-ми разрядного универсального регистра сдвига, при параллельной записи входной информации и сдвиге влево, подавая импульсы с выходов 0-12 генератора **XWG2**. Скопируйте в отчёт временные диаграммы, при заданном в табл. 3 варианте входной кодовой комбинации. Объясните полученные результаты.

**Задание 3**. Внести изменения в схему, собранную в **Задании 1**, для испытания универсального регистра сдвига при последовательной записи входной информации и сдвиге вправо (рис. 11) и установить в диалоговых

окнах компонентов их параметры или режимы работы. Скопировать схему (рис. 11) на страницу отчёта.



Рис.11 Схема исследования 8-ми разрядного универсального регистра сдвига при последовательной записи входной информации и сдвиге вправо

Состав схемы такой же, как и в Задании 1. С выхода 0 генератора XWG2 сигнал подается на вход обнуления  $\overline{CLR}$ , с выходов 1 и 2 на входы S0 и S1, с выходов 3 и 4 на входы SR и SL, соответственно. Сигналы с генератора импульсов Е1 подаются на вход синхронизации CLK схемы 8-ми разрядного универсального регистра сдвига. Все перечисленные входные и выходные сигналы QA1, QB1, QC1, QD1, QA2, QB2, QC2, QD2 подаются на логический анализатор XLA2.

Для работы схемы генератор **XWG2** нужно **перепрограммировать**, т. е. ввести в ячейки памяти кодовые комбинации из единиц и нулей согласно варианту (табл. 4).

В качестве примера введём в ячейки памяти генератора 5-ти разрядную кодовую комбинацию (13 значений) (см. рис. 12):

00000, 01011, 00011, 01011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00011, 00

При моделировании генератор последовательно и циклично выводит содержимое каждой ячейки памяти (от начальной до конечной) на выходы 0-4, формируя на них код сигнала, который можно посмотреть на логическом анализаторе XLA2 (рис. 13)). Перед моделированием выделите в окне генератора XWG2 ячейку с адресом 0 начала счёта и вывода сигналов.



Рис.12 Программирование генератора слов **XWG2** для испытания 8-ми разрядного универсального регистра сдвига при последовательной записи входной информации и сдвиге вправо

Таблица 4

| Вариант               | Содержимое ячеек памяти генератора слова <b>XWG2</b>           |
|-----------------------|----------------------------------------------------------------|
| 1, 6, 11, 16, 21, 26  | 00000, 01011, 00011, 00011, 01011, 00011, 00011, 00011, 00011, |
|                       | 00011, 00011, 00011, 00000                                     |
| 2, 7, 12, 17, 22, 27  | 00000, 00011, 00011, 01011, 01011, 00011, 00011, 00011, 00011, |
|                       | 00011, 00011, 00011, 00000                                     |
| 3, 8, 13, 18, 23, 28  | 00000, 01011, 00011, 01011, 01011, 00011, 00011, 00011, 00011, |
|                       | 00011, 00011, 00011, 00000                                     |
| 4, 9, 14, 19, 24, 29  | 00000, 01011, 01011, 00011, 00011, 00011, 00011, 00011, 00011, |
|                       | 00011, 00011, 00011, 00000                                     |
| 5, 10, 15, 20, 25, 30 | 00000, 01011, 01011, 01011, 00011, 00011, 00011, 00011, 00011, |
|                       | 00011, 00011, 00011, 00000                                     |



Рис.13 Временные диаграммы работы 8-ми разрядного универсального регистра сдвига при последовательной записи входной информации и сдвиге вправо

**Проведите** моделирование работы 8-ми разрядного универсального регистра сдвига, при последовательной записи входной информации и сдвиге вправо, подавая импульсы с выходов 0-4 генератора **XWG2**. Скопируйте в отчёт временные диаграммы, при заданном в табл. 4 варианте входной кодовой комбинации. Объясните полученные результаты.

**Задание 4**. Используя схему, собранную в **Задании 3**, провести испытания универсального регистра сдвига при последовательной записи входной информации и сдвиге влево (рис. 14) и установить в диалоговых окнах компонентов их параметры или режимы работы. Скопировать схему (рис. 14) на страницу отчёта.



Рис.14 Схема исследования 8-ми разрядного универсального регистра сдвига при последовательной записи входной информации и сдвиге влево

Состав схемы такой же, как и в Задании 3. С выхода 0 генератора XWG2 сигнал подается на вход обнуления  $\overline{CLR}$ , с выходов 1 и 2 на входы S0 и S1, с выходов 3 и 4 на входы SR и SL, соответственно. Сигналы с генератора импульсов Е1 подаются на вход синхронизации CLK схемы 8-ми разрядного универсального регистра сдвига. Все перечисленные входные и выходные сигналы QA1, QB1, QC1, QD1, QA2, QB2, QC2, QD2 подаются на логический анализатор XLA2.

Для работы схемы генератор **XWG2** нужно **перепрограммировать,** т. е. ввести в ячейки памяти кодовые комбинации из единиц и нулей согласно варианту (табл. 5).

В качестве примера введём в ячейки памяти генератора 5-ти разрядную кодовую комбинацию (13 значений) (см. рис. 15):

00000, 10101, 00101, 10101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00

При моделировании генератор последовательно и циклично выводит содержимое каждой ячейки памяти (от начальной до конечной) на выходы 0-4, формируя на них код сигнала, который можно посмотреть на логическом анализаторе XLA2 (рис. 16)). Перед моделированием выделите в окне генератора XWG2 ячейку с адресом 0 начала счёта и вывода сигналов.



Рис.15 Программирование генератора слов **XWG2** для испытания 8-ми разрядного универсального регистра сдвига при последовательной записи входной информации и сдвиге влево

Таблица 5

| Вариант               | Содержимое ячеек памяти генератора слова <b>XWG2</b>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|-----------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1, 6, 11, 16, 21, 26  | 00000, 10101, 00101, 00101, 10101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00 |
| 2, 7, 12, 17, 22, 27  | 00000, 00101, 00101, 10101, 10101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00 |
| 3, 8, 13, 18, 23, 28  | 00000, 10101, 00101, 10101, 10101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00 |
| 4, 9, 14, 19, 24, 29  | 00000, 10101, 10101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00 |
| 5, 10, 15, 20, 25, 30 | 00000, 10101, 10101, 10101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00101, 00 |



Рис.16 Временные диаграммы работы 8-ми разрядного универсального регистра сдвига при последовательной записи входной информации и сдвиге влево

**Проведите** моделирование работы 8-ми разрядного универсального регистра сдвига, при последовательной записи входной информации и сдвиге влево, подавая импульсы с выходов 0-4 генератора **XWG2.** Скопируйте в отчёт временные диаграммы, при заданном в табл. 5 варианте входной кодовой комбинации. Объясните полученные результаты.

## СОДЕРЖАНИЕ ОТЧЁТА

- 1. Наименование и цель работы.
- 2. Перечень приборов, использованных в экспериментах, с их краткими характеристиками.
- 3. Изображения электрических схем для испытания параллельного и последовательного регистров с помощью генератора слов **XWG2** и логического анализатора **XLA2**.
- 4. Копии временных диаграмм, отображающих работу исследуемых регистров.

5. Выводы по работе.

## Контрольные вопросы

| 1. Укажите функции, которые в общ                                                    | дем случае может выполнять регистр.                                                                                                                                                                |
|--------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| □ Обнуление (очистку) хранимо последовательном или в парал                           | ой информации, запись входной информации в<br>плельном коде                                                                                                                                        |
| <ul><li>□ Суммирование по модулю 2 в<br/>ния чётности числа</li></ul>                | всех разрядов бинарных чисел с целью выясне-                                                                                                                                                       |
| □ Сравнение двух бинарных чис<br>ния их равенства или нераве                         | сел одинаковой разрядности с целью определе-<br>нства                                                                                                                                              |
| <ul> <li>□ Преобразование информации и пульсов</li> </ul>                            | путём её сдвига под воздействием тактовых им-                                                                                                                                                      |
| <ul><li>□ Хранение информации, её сдв<br/>ции в последовательном или в</li></ul>     | виг вправо и влево, выдачу хранимой информа-<br>в параллельном коде                                                                                                                                |
| □ Преобразование десятичных ч                                                        | исел в двоичные или в двоично-десятичные                                                                                                                                                           |
|                                                                                      | одом каждого тактового импульса информация гравлении от выхода ${f Q}{f A}$ к выходу ${f Q}{f D}$ . Укажи-                                                                                         |
| О Регистр сдвига впра                                                                | во О Регистр сдвига влево                                                                                                                                                                          |
| О Реверсивный регист                                                                 | гр О Регистр хранения.                                                                                                                                                                             |
| те, как называют такой регистр? О Регистр сдвига впра О Реверсивный регист           | травлении от выхода <b>QD</b> к выходу <b>QA</b> . Укаживо О Регистр сдвига влево О Регистр хранения. <b>налов</b> на управляющих входах <b>S0</b> и <b>S1</b> информа <b>74LC194D</b> недоступны? |
| $\circ$ <b>S0</b> = 0, <b>S1</b> = 0                                                 | $\circ$ <b>S0</b> = 0, <b>S1</b> = 1                                                                                                                                                               |
| $\circ$ <b>S0</b> = 1, <b>S1</b> = 0                                                 | $\circ$ <b>S0</b> = 1, <b>S1</b> = 1                                                                                                                                                               |
| · · · · · · · · · · · · · · · · · · ·                                                | ится информация последовательного регистра нощих входах и сигналах $\mathbf{SR} = 1$ и $\overline{\text{CLR}} = 1$ ?  О В разряд $\mathbf{C}$ О В разряд $\mathbf{A}$                              |
| <b>6</b> . Укажите, при каких уровнях упр                                            | авляющих сигналов S0 и S1 разрешена запись                                                                                                                                                         |
| информации в параллельный регистр <b>74</b> 1                                        | LC194D?                                                                                                                                                                                            |
|                                                                                      | $\mathbf{S0} = 0, \mathbf{S1} = 1$<br>$\mathbf{S0} = 1, \mathbf{S1} = 1$                                                                                                                           |
| <b>7.</b> Укажите, разрешено ли последов параллельного регистра <b>74LC194D</b> во в | вательное перемещение сигналов в триггерах время записи информации?                                                                                                                                |
| О Ла                                                                                 | О Нет                                                                                                                                                                                              |